El 9 de Octubre pasado fueron liberadas las penúltimas revisiones a las especificaciones del PCI Express 2.0 y hoy 15 de enero la PCI SIG (Peripheral Component Interconnect Special Interest Group) que como les comente anteriormente, es el organismo (conformado por varias compañías del sector) que regula y determina las especificaciones de la conexión PCI y PCI Express, ha liberado las especificaciones de base de la conexión PCI Express 2.0, especificaciones que darán forma a un nuevo estándar de conexión para periféricos y que sucederá a la actual especificación 1.0 en la cual se basan las placas madres y dispositivos actualmente.
Esta nueva especificación promete doblar la tasa de transferencia del actual Standard de 2.5GT/s (v1.0) a 5GT/s (Rev 2.0) y con esto incrementar el ancho de banda del bus de datos PCI express de 8GB/s a 16GB/s, esto en puertos PCI Express de 16 líneas de datos en modo de transmisión bi-direccional. Esto trae por su puesto un terreno más amplio para dar, en cierta forma, rienda suelta al ancho de banda de las tarjetas gráficas de ultima generación, que como hemos visto se ha incrementado exponencialmente respecto a generaciones anteriores, además de otorgar un mayor ancho de banda para dispositivos que usen este bus de interconexión.
Las especificaciones completas están disponibles sólo para los miembros de PCI SIG, sin embargo, se menciona que la nueva especificación será mas interactiva, esto por el hecho de que la velocidad del link, será dinámica, es decir se podrá controlar vía software y tambien permitira reportar al usuario la velocidad a la cual esta operando el link, además de los respectivos cambios en el protocolo, software y requerimientos eléctricos para el puerto.
Las conexiones PCI Express 2.0, serán compatible con la especificación actual 1.0 y tarjetas graficas por ejemplo diseñadas para el actual estándar, podran usarse sin mayores problemas en un puerto PCI Express 2.0 por ejemplo, aunque sabemos que por una limitante propia no podrán hacer uso del ancho de banda máximo que ofreerá la especificación.
AMD e Intel ya tienen en sus roadmap contemplado el soporte para PCI Express 2.0, de hecho Intel como muchos otros, espera las especificaciones finales para luego ser implementadas en su familia de chipset Bearlake, sucesor de los actuales chipset Broadwater P975, P965 y anteriores, AMD por su parte también ha dejado ver el soporte para PCI Express en sus futuras plataformas.
Otras mejoras en la especificación:
-
Dynamic link speed management – to control the speed at which the link is operating
-
Link bandwidth notification – to notify software (operating system, device drivers, etc) of changes in link speed and width
-
Capability structure expansion – to expand the control registers to better manage devices, slots and the interconnect
-
Access control services – optional controls to manage peer-peer transactions
-
Completion timeout control – to define a required disable mechanism plus related optional enhancements
-
Function-level reset – optional mechanism to reset functions within a device
-
Power limit redefinition – to redefine slot power limit values to accommodate devices that consume higher power
Con la liberación de estas especificaciones, los fabricantes ya pueden comenzar con los diseños preliminares de sus respectivos productos para dar soporte a la nueva especificación, esperemos ya para el próximo año ver quizás las primeras placas madres con puertos PCI Express 2.0 y quizás tarjetas de próxima generación adaptadas para el Standard.
Como dato final con el lanzamiento de las especificaciones 2.0 para el PCI Express, se hace el cambio de folio desde que las especificaciones actuales (v1.0) fueran liberadas el 16 de Julio del a
ño 2003, cumpliendo a la fecha casi exactamente 3 años y 6 meses con las actuales especificaciones.
Fuentes:
https://www.reghardware.co.uk/2007/01/15/pci_sig_releases_pcie_2/
https://www.pcisig.com/news_room/news/press_releases/01_15_07